Puerta NO-O (NOR)
Símbolo de la función lógica NO-O: a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica NO-O, más conocida por su nombre en inglés NOR, realiza la operación de suma lógica negada. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta NOR es:
Su tabla de verdad
Tabla de verdad puerta NOR
Entrada A Entrada B Salida
Podemos definir la puerta NO-O como aquella que proporciona a su salida un 1 lógico sólo cuando todas sus entradas están a 0. La puerta lógica NOR constituye un conjunto completo de operadores.
Puerta NO-Y (NAND)
Símbolo de la función lógica NO-Y: a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica NO-Y, más conocida por su nombre en inglés NAND, realiza la operación de producto lógico negado. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta NAND es:
Su tabla de verdad
Tabla de verdad puerta NAND
Entrada A Entrada B Salida
Podemos definir la puerta NO-Y como aquella que proporciona a su salida un 0 lógico únicamente cuando todas sus entradas están a 1.
[editar]Puerta NO-O (NOR)
Puerta OR-exclusiva (XOR)
Símbolo de la función lógica O-exclusiva: a) Contactos, b) Normalizado y c) No normalizado
La puerta lógica OR-exclusiva, más conocida por su nombre en inglés XOR, realiza la función booleana A'B+AB'. Su símbolo es el más (+) inscrito en un círculo. En la figura de la derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta XOR es:
|-
Su tabla de verdad
Tabla de verdad puerta XOR
Entrada A Entrada B Salida
Se puede definir esta puerta como aquella que da por resultado uno, cuando los valores en las entradas son distintos. ej: 1 y 0, 0 y 1 (en una compuerta de dos entradas). Se obtiene cuando ambas entradas tienen distinto valor.
Si la puerta tuviese tres o más entradas , la XOR tomaría la función de suma de paridad, cuenta el número de unos a la entrada y si son un número impar, pone un 1 a la salida, para que el número de unos pase a ser par. Esto es así porque la operación XOR es asociativa, para tres entradas escribiríamos: a(bc) o bien (ab)c. Su tabla de verdad sería:
XOR de tres entradas
Entrada A Entrada B Entrada C Salida
PROCESADORES CMOS
En un circuito CMOS, la función lógica a sintetizar se implementa por duplicado mediante dos circuitos: uno basado exclusivamente en transistores pMOS (circuito de pull-up), y otro basado exclusivamente en transistores nMOS (circuito de pull-down). El circuito pMOS es empleado para propagar el valor binario 1 (pull-up), y el circuito nMOS para propagar el valor binario 0 (pull-down). Véase la figura. Representa una puerta lógica NOT o inversor.Cuando la entrada es 1, el transistor nMOS está en estado de conducción. Al estar su fuente conectada a tierra (0), el valor 0 se propaga al drenador y por lo tanto a la salida de la puerta lógica. El transistor pMOS, por el contrario, está en estado de no conducción.
Cuando la entrada es 0, el transistor pMOS está en estado de conducción. Al estar su fuente conectada a la alimentación (1), el valor 1 se propaga al drenador y por lo tanto a la salida de la puerta lógica. El transistor nMOS, por el contrario, está en estado de no conducción.
Otra de las características importantes de los circuitos CMOS es que son regenerativos: una señal degradada que acometa una puerta lógica CMOS se verá restaurada a su valor lógico inicial 0 ó 1, siempre y cuando aún esté dentro de los márgenes de ruido que el circuito pueda tolerar.
[editar]Ventajas e inconvenientes
[editar]Ventajas
La familia lógica tiene una serie de ventajas que la hacen superior a otras en la fabricación de circuitos integrados digitales:
El bajo consumo de potencia estática, gracias a la alta impedancia de entrada de los transistores de tipo MOSFET y a que, en estado de reposo, un circuito CMOS sólo experimentará corrientes parásitas. Esto es debido a que en ninguno de los dos estados lógicos existe un camino directo entre la fuente de alimentación y el terminal de tierra, o lo que es lo mismo, uno de los dos transistores que forman el inversor CMOS básico se encuentra en la región de corte en estado estacionario.
Gracias a su carácter regenerativo, los circuitos CMOS son robustos frente a ruido o degradación de señal debido a la impedancia del metal de interconexión.
Los circuitos CMOS son sencillos de diseñar.
La tecnología de fabricación está muy desarrollada, y es posible conseguir densidades de integración muy altas a un precio mucho menor que otras tecnologías.
[editar]Inconvenientes
Algunos de los inconvenientes son los siguientes:
Debido al carácter capacitivo de los transistores MOSFET, y al hecho de que estos son empleados por duplicado en parejas nMOS-pMOS, la velocidad de los circuitos CMOS es comparativamente menor que la de otras familias lógicas.
Son vulnerables a latch-up: Consiste en la existencia de un tiristor parásito en la estructura CMOS que entra en conducción cuando la salida supera la alimentación. Esto se produce con relativa facilidad debido a la componente inductiva de la red de alimentación de los circuitos integrados. El latch-up produce un camino de baja resistencia a la corriente de alimentación que acarrea la destrucción del dispositivo. Siguiendo las técnicas de diseño adecuadas este riesgo es prácticamente nulo. Generalmente es suficiente con espaciar contactos de sustrato y pozos de difusión con suficiente regularidad, para asegurarse de que está sólidamente conectado a masa o alimentación.
Según se va reduciendo el tamaño de los transistores, las corrientes parásitas empiezan a ser comparables a las corrientes dinámicas (debidas a la conmutación de los dispositivos).
[editar]Historia
La tecnología CMOS fue desarrollada por Wanlass y Sah,1 de Fairchild Semiconductor, a principios de los años 60. Sin embargo, su introducción comercial se debe a RCA, con su famosa familia lógica CD4000.
Posteriormente, la introducción de un búfer y mejoras en el proceso de oxidación local condujeron a la introducción de la serie 4000B, de gran éxito debido a su bajo consumo (prácticamente cero, en condiciones estáticas) y gran margen de alimentación (de 3 a 18 V).
RCA también fabricó LSI en esta tecnología, como su familia COSMAC de amplia aceptación en determinados sectores, a pesar de ser un producto caro, debido a la mayor dificultad de fabricación frente a dispositivos NMOS.
Pero su talón de Aquiles consistía en su reducida velocidad. Cuando se aumenta la frecuencia de reloj, su consumo sube proporcionalmente, haciéndose mayor que el de otras tecnologías. Esto se debe a dos factores:
La capacidad MOS, intrínseca a los transistores MOS, y
la utilización de MOS de canal P, más lentos que los de canal N, por ser la movilidad de los huecos menor que la de los electrones.
El otro factor negativo era la complejidad que conlleva el fabricar los dos tipos de transistores, que obliga a utilizar un mayor número de máscaras.
Por estos motivos, a comienzos de los 80, algunos autores pronosticaban el final de la tecnología CMOS, que sería sustituida por la novedosa I2L, entonces prometedora.
Esta fue la situación durante una década, para, en los ochenta, cambia el escenario rápidamente:
Por un lado, las mejoras en los materiales, técnicas de litografía y fabricación, permitían reducir el tamaño de los transistores, con lo que la capacidad MOS resultaba cada vez menor.
Por otro, la integración de dispositivos cada vez más complejos obligaba a la introducción de un mayor número de máscaras para asegurar el aislamiento entre transistores, de modo que no era más difícil la fabricación de CMOS que de NMOS.
En este momento empezó un eclosión de memorias CMOS, pasando de 256x4 bits de la 5101 a 2kx8 de la 6116 y 8Kx8 en la 6264, superando, tanto en capacidad como consumo reducido y velocidad a sus contrapartidas NMOS. También los microprocesadores, NMOS hasta la fecha, comenzaron a aparecer en versiones CMOS (80C85, 80C88, 65C02, etc.).
Y aparecieron nuevas familias lógicas, HC y HCT en competencia directa con la TTL-LS, dominadora del sector digital hasta el momento.
Para entender la velocidad de estos nuevos CMOS, hay que considerar la arquitectura de los circuitos NMOS:
Uso de cargas activas. Esto es, un transistor se polariza con otros transistores y no con resistencias debido al menor tamaño de aquellos. Además, el transistor MOS funciona fácilmente como fuente de corriente constante. Entonces un inversor se hace conectando el transistor inversor a la carga activa. Cuando se satura el transistor, drena toda la corriente de la carga y el nivel da salida baja. Cuando se corta, la carga activa inyecta corriente hasta que el nivel de salida sube. Y aquí está el compromiso: es deseable una corriente pequeña porque reduce la necesidad de superficie en el silicio (transistores más pequeños) y la disipación (menor consumo). Pero las transiciones de nivel bajo a nivel alto se realizan porque la carga activa carga la capacidad MOS del siguiente transistor, además de las capacidades parásitas que existan, por lo que una corriente elevada es mejor, pues se cargan las capacidades rápidamente.
Estructuras de almacenamiento dinámicas. La propia capacidad MOS se puede utilizar para retener la información durante cortos periodos de tiempo. Este medio ahorra transistores frente al biestable estático. Como la capacidad MOS es relativamente pequeña, en esta aplicación hay que usar transistores grandes y corrientes reducidas, lo que lleva a un dispositivo lento.
La tecnología CMOS mejora estos dos factores:
Elimina la carga activa. La estructura complementaria hace que sólo se consuma corriente en las transiciones, de modo que el transistor de canal P puede aportar la corriente necesaria para cargar rápidamente las capacidades parásitas, con un transistor de canal N más pequeño, de modo que la célula resulta más pequeña que su contrapartida en NMOS.
En CMOS se suelen sustituir los registros dinámicos por estáticos, debido a que así se puede bajar el reloj hasta cero y las reducidas dimensiones y bajo consumo de la celda CMOS ya no hacen tan atractivos los registros dinámicos.
Por último, se suelen emplear transistores pequeños, poniendo una celda mayor para la interfaz con las patillas, ya que las necesidades de corriente son mucho mayores en las líneas de salida del chip.
La disminución del tamaño de los transistores y otras mejoras condujo a nuevas familias CMOS: AC, ACT, ACQ, etc.
TTL:
Lógica transistor-transistor (TTL) es una clase de circuitos digitales integrados de transistores de unión bipolar (BJT) y las resistencias. Se llama lógica transistor-transistor, porque tanto la función de compuerta lógica (por ejemplo, Y) y la función de amplificación se llevan a cabo por los transistores (en contraste con RTL y DTL).TTL se caracteriza por ser un generalizado de circuitos integrados (IC) de la familia utiliza en muchas aplicaciones tales como computadoras, controles industriales, equipos de prueba e instrumentación, electrónica de consumo, sintetizadores, etc La designación TTL se utiliza a veces para referirse TTL compatible con los niveles de la lógica, incluso cuando no se asocia directamente con circuitos integrados TTL, por ejemplo, como una etiqueta en las entradas y salidas de los instrumentos electrónicos [1].Contenido [ocultar]1 Historia2 Aplicación2,1 fundamentales puerta TTL2.2 TTL con un "tótem" etapa de salida3 Consideraciones Interfaz4 Embalaje5 Comparación con otras familias lógicas6 sub-tipos7 Aplicaciones7.1 aplicaciones analógicas8 Véase también9 Notas10 Referencias11 Enlaces externos[Editar]
Un reloj de tiempo real en torno a 1979 de los chips TTL.TTL fue inventado en 1961 por James L. Buie de TRW, "especialmente adecuado para la nueva tecnología de desarrollo diseño de circuitos integrados", y fue originalmente llamado transistor de acoplamiento lógica transistor (TCTL). [2] El primer comercial de circuitos integrados TTL dispositivos fueron fabricados por Sylvania en 1963, llamado Sylvania universal de Alto Nivel de la familia lógica (Suhl) [3]. Sylvania Las partes fueron utilizadas en los controles del misil Phoenix [3]. TTL se hizo popular entre los diseñadores de sistemas electrónicos después de Texas Instruments introdujo la serie 5400 de circuitos integrados, con rango de temperatura militar, en 1964 y la posterior serie 7400, se especifica en un rango más estrecho, y con bajo costo envases de plástico en 1966 [4].La familia de Texas Instruments 7400 se convirtió en un estándar de la industria. Compatible partes fueron hechas por Motorola, AMD, Fairchild, Intel, Intersil, Signetics, Mullard, Siemens, SGS Thomson y National Semiconductor, [5] [6], y muchas otras empresas, incluso en el bloque del Este (Unión Soviética, la RDA,Polonia, Bulgaria). [cita requerida] no sólo a otros a hacer compatible TTL partes, pero las partes se hicieron compatibles con muchas de las tecnologías de circuitos y otros. Al menos un fabricante, IBM, producidos no compatible con circuitos TTL para su propio uso;. IBM utilizan la tecnología en el System/38 IBM, IBM 4300 y IBM 3081 [7]El término "TTL" se aplica a muchas generaciones sucesivas de la lógica bipolar, con una mejora gradual en el consumo de velocidad y potencia durante aproximadamente dos décadas. La familia de más reciente introducción [cita requerida], 74AS/ALS avanzada Schottky, se introdujo en 1985. [8] En 2008, Texas Instruments continúa suministrando los chips de propósito más general en las familias numerosas tecnologías obsoletas, aunque a precios más elevados. Por lo general, los chips TTL integrar no más de unos pocos cientos de transistores cada uno. Funciones en un solo paquete por lo general van desde unos pocos puertas lógicas de un microprocesador poco cortes. TTL también se convirtió en importante, ya que su bajo costo hizo las técnicas digitales económicamente viable para las tareas que antes hacían los métodos analógicos [9].El Kenbak-1, antepasado de los primeros ordenadores personales, que se utiliza TTL por su CPU en lugar de un chip microprocesador, el cual no estaba disponible en 1971. [10] La Xerox Alto 1973 y 1981 estaciones de trabajo de Estrella, que introdujo la interfaz gráfica de usuario, que se utiliza circuitos TTL integrado a nivel de la ALU y bitslices, respectivamente. La mayoría de los ordenadores utilizados TTL compatible con la "lógica pegamento" entre los chips más grandes hasta bien entrada la década de 1990. Hasta el advenimiento de la lógica programable, discreta lógica bipolar se utilizó para crear prototipos y emular microarquitecturas en desarrollo.[Editar] Implementación
[Editar] Fundamentales puerta TTL
Dos entradas TTL NAND con una etapa de salida simple (simplificado).Las entradas TTL son los emisores de un transistor de emisor múltiple. Esta estructura de IC es funcionalmente equivalente a varios transistores en las bases y los coleccionistas están unidos. [11] La salida es amplificada por un amplificador de emisor común.Entrada lógica seres. Cuando todas las entradas se mantienen a un alto voltaje, las uniones base-emisor del transistor de emisor múltiple son sesgadas hacia atrás. En contraste con DTL, pequeño (alrededor de 10 mA) "receptor" corrientes se sienten atraídos por las entradas ya que el transistor se encuentra en un modo de inversión-activo (con colector y emisor intercambian). La resistencia de base en combinación con la tensión de alimentación actúa como una fuente de corriente prácticamente constante [2] Se pasa corriente a través de la unión base-colector del transistor de emisor múltiple y la unión base-emisor del transistor de salida por lo que encender.; la tensión de salida es bajo (cero lógico).Entrada lógica cero. Si un voltaje de entrada se convierte en cero, la correspondiente unión base-emisor del transistor de emisor múltiple se conecta en paralelo a los dos conectados en serie uniones (la unión base-colector del transistor de emisor múltiple y la unión base-emisor de la segunda transistor). La entrada unión base-emisor dirige [12] toda la corriente de base del transistor de salida de la fuente de entrada (el suelo). La base del transistor de salida se ve privado de la corriente haciendo que para ir a corte [13] y la tensión de salida se convierte en alto (lógico). Durante la transición del transistor de entrada está brevemente en su región activa, por lo que atrae una gran corriente de la base del transistor de salida y descarga así rápidamente su base. Esta es una ventaja fundamental de TTL más DTL que acelera la transición a una estructura de entrada de diodos [14].La principal desventaja de TTL con una etapa de salida simple es la resistencia de salida relativamente alta en la salida lógica "1" que está totalmente determinado por la resistencia del colector de salida. Se limita el número de entradas que se pueden conectar (los nodos secundarios). Algunas ventajas de la etapa de salida simple es el nivel de alta tensión (hasta VCC) de la salida lógica "1" cuando la salida no está cargado.La lógica de este tipo es más frecuente con la resistencia de colector del transistor de salida se omite, por lo que una salida de colector abierto. Esto permite al diseñador para la fabricación de la lógica mediante la conexión de las salidas de colector abierto de puertas lógicas diversas, y brindar una sola externa resistencia pull-up. Si alguna de las puertas de la lógica se convierte en lógico bajo (transistor de llevar a cabo), el resultado combinado será baja. Ejemplos de este tipo de puerta es el 7401 [15] y 7403 series.[Editar] TTL con un "tótem" etapa de salida
No hay comentarios:
Publicar un comentario